spartan

    1

    1答えて

    ザイリンクスpg060浮動小数点コアを使用しようとしました。 、上記タイミング図とデモテストベンチとして提供さダイアグラム、を見た後に(経験の浅いなどのために自分のように、非常に紛らわしいです!)私は単純に一緒に2つの数値を乗算し、短いプログラムを作成しました。一見 、私は結果が不明「のXさんがいっぱいですので、私はひどく間違って何かをしたと思いました。 しかし、ユーザーガイドで推奨されているよう

    0

    1答えて

    私はSpartan 3EスターターキットにDACを実装するために2つのコードを書いていますが、シミュレーションでは完全に動作しているようですが、チップスコープに接続してボードにロードすると、値。私はまた、重大な警告がないことに気付きました。 コード1: module dac_state_d( input dacclk, input reset, input [31:0] dacdata, o

    2

    1答えて

    デコードに関する課題があります。 4入力スイッチ(バイナリコンビネーション)を表示し、対応するスイッチの組み合わせを4-LEDおよび10進数の値を1 7セグメントに表示します。これらのバイナリの組み合わせをグレイコード(4ビットも)に変換し、対応する4-LEDと10進値を1 7セグメントに表示します。 私は既にKマッピングのための解決策を持っていますが、私の主な問題は、両方のセグメントに異なる番号

    0

    1答えて

    私はfpgaボード(スパルタン3)に基づいて電卓を作ってみたいです。私はこの次のコードを持っています module bcd_converter( input [7:0] R, output reg [3:0] Hundreds, output reg [3:0] Tens, output reg [3:0] Ones ); integer i; always @ (R) begin

    0

    1答えて

    整数信号を追加して、それをセグメント上でデコードしようとするときに問題があります。ところで、私たちのプロジェクトは、1つのスイッチがクリックされたときにインクリメントされた値を表示しようとしています。 3つのスイッチ(swA、swB、swC)があります。 switchAをクリックすると最初は3つのセグメントすべてが0,0,0 です。表示されるのは= 1,0,0 です。 switchCをクリックする

    0

    1答えて

    カスタムハードウェアのSpartan 6(XC6SLX16-2CSG225I)およびDDR(IS43R86400D)メモリインターフェイスに問題があります。私はSP601 devボードで試してみましたが、すべて期待どおりに動作します。 このサンプルプロジェクトを使用すると、soft_calibrationを有効にすると完了せず、calib_doneは低く保たれます。 キャリブレーションを無効にする

    3

    1答えて

    に立ち下がり、立ち上がりの両エッジを使用して、私は次のようにFPGA & VHDLの初心者が.. 私の開発環境があるんです。 FPGA:スパルタン6 XC6SLX9 コンパイラ:ISE 14.04 シミュレータ:ISIM 私はシンプルなカウンターを作ってるんだが、私は理解できないいくつかのものがあります。 次のコードは私が書いたものです。私が期待したのは、クロックの立ち下がりエッジごとにw_cou

    0

    1答えて

    私はFPGAボードspartan 3Eを構成するためにvhdlを使用しているプロジェクトに取り組んでいます。私がしなければならないのは天才のパズルです、私のメインコードにはロジックを制御するステートマシンがあります。 xilinxシミュレータを使用してコードをシミュレートするとすべてうまく動作しますが、FPGAボードに.bitファイルを実行すると、シーケンスの最初のLEDがオンになり、次にオフにな

    0

    1答えて

    FPGAに接続された外部RAMに値を保存する必要があります。私が研究したことから、ISEでMIGを使用する方法があります。 ISEを使用して設計するか、MicroblazeをXPSで使用する必要がありますか?

    1

    1答えて

    VerilogとザイリンクスISE Webpackでベイビーステップを実行し、これをMimas V2に点滅させるSpartan 6スイッチが押されても出力が得られない。 ?ここで module OneBitFullAdder( input wire ci, input wire a, input wire b, output wire sum, output wire co ); a