こんにちは、既存のFPGAデザインにNIOSllプロセッサを統合しようとしています。私はVHDLで設計された信号監視ユニットを持っており、計算した結果を表示するために、作成したデザインをNIOSllプロセッサに接続する必要があります。私は個別に作業を行う方法を見つけましたが、私は両方の要素を単一のFPGAに入れたいと思っています。 可能ですか? はいの場合は、どうか教えてください。私はALTERA DE0-Nanoボードを使用しています。イメージを見てください。 赤い部分が実装したい部分です。 FPGAデザインとNIOSllプロセッサをDE0 nanoのSigle FPGAデザインとしてリンクする方法
0
A
答えて
0
のNios IIプロセッサへの最も簡単なインタフェースは、それはあなたがあなたのNios II上で動作するプログラムからいつでも読むことができますPIO (Parallel I/O)周辺機器ですです。あなたはQsysの/ SOPC BuilderでのNios IIシステムを設定したら
、あなたはが生成ボタンをクリックする前に(それはすでに私のセットアップであった)チェックされている生成]タブ上のブロックシンボルファイルを作成していることを確認してください。次に、 - >Symbolをスケマティックに挿入し、生成されたシンボルファイルを選択することができます。次に、そのブロックをデザインの他の部分と結びつけることができます。
アプリケーションに応じて2つのpara2ser_28bit
インスタンスを削除することを検討してみる価値はあります.1つのPIOペリフェラルインスタンスを最大32ビット幅にすることができるからです。より多くのPIOを使用する必要がある場合は、データが常に一貫しているように注意する必要があります。
また、Nios Forumは、問題がある場合にヘルプを探すのに適しています。
関連する問題
- 1. VHDLとVerilogでFPGAデザイン用にEclipseをセットアップする方法)
- 2. FPGAの四隅にデザインを実装するxillinx配置制約
- 3. VHDLとFPGA
- 4. FT600 FPGAとのインタフェース
- 5. FPGAモーターコントロール
- 6. LabVIEWのFPGAコンパイル
- 7. buildrootとNios2 FPGAでinitramfsソースファイルを選択する方法
- 8. AT17LV FPGAコンフィギュレーションEEPROMのプログラミング方法は?
- 9. FPGAロード・バランシング・スタック
- 10. FPGA:同じプロセス
- 11. Servo on FPGA
- 12. ザイリンクスFPGA - :PYNQ-Z1
- 13. VHDLとCによるFPGAプログラミング
- 14. FPGAで日付と時刻をコンパイル
- 15. コンピュータとBASYS 3 FPGA間のUART通信
- 16. FPGA上のPCIインタフェースのテスト
- 17. FPGAのデジタル出力をDACにインターフェイスする方法は?
- 18. ザイリンクスの超薄型FPGAにコンピュータを接続する方法
- 19. Rocket-Chipの部品をアルタFPGAに接続する方法
- 20. アルテラのQuartus-II FPGA IDEでメガファンクションをインスタンス化する方法
- 21. 良いデザインと普通のアプリの感触を作る方法(素材デザイン)
- 22. FPGAベースのRTL評価
- 23. fpga上のフォーク結合アルゴリズム
- 24. FPGAの2桁BCDカウンタ
- 25. カスタムビューをデザインする方法
- 26. ASIC/FPGAデザインで合成可能なルックアップテーブル分割?何か意味がありますか?
- 27. データとプログラムをFPGAに永続的に格納する方法は?
- 28. IceStorm iCE40 FPGAフローで合成後シミュレーションを実行する方法
- 29. スパータン3e fpgaで小さなビデオをストリーミングする方法は?
- 30. ザイリンクス7シリーズFPGAをSDカードでプログラミングする方法は?
ご協力いただきありがとうございます。私は何か問題に直面するかどうかを知っています。 :) –